本发明公开了一种基于SOPC的功率因数校正装置,包括:功率因数校正变换器主电路模块,用于实现功率因数校正;信号调理电路模块,用于采集全波整流后的输入电压、输入电流以及直流输出电压,并对其进行适当处理;模数转换器模块,用于进行模数转换后送FPGA模块;FPGA模块,根据模数转换器模块工作时序对信号进行处理,实现有效的采样数据的存储、接口电路的时序控制以及采样结束后对采样数据做预处理;驱动电路模块,用于接收PWM信号发生单元的输出,控制功率因数校正变换器电路模块中功率MOSFET的导通和关断。
本发明有效解决了现有功率因数校正装置校正速度慢,系统可编程性差,精度低,稳定性差,操作不便,抗干扰能力差,校正效果不理想,容易受环境温度影响和安装位置限制等问题。