X为了获得更好的用户体验,请使用火狐、谷歌、360浏览器极速模式或IE8及以上版本的浏览器
平台简介 | 帮助中心
欢迎来到科易厦门城市创新综合服务平台,请 登录 | 注册
尊敬的 , 欢迎光临!  [会员中心]  [退出登录]
当前位置: 首页 >  科技成果  > 详细页

[00274634]一种基于多进制LDPC码的高速译码器及其译码方法

交易价格: 面议

所属行业: 电子元器件

类型: 发明专利

技术成熟度: 正在研发

专利所属地:中国

专利号:CN201710149925.6

交易方式: 技术转让 技术转让 技术入股

联系人: 南京大学

进入空间

所在地:江苏南京市

服务承诺
产权明晰
资料保密
对所交付的所有资料进行保密
如实描述
|
收藏
|

技术详细介绍

本发明公开了一种适用于多进制LDPC码的高吞吐量、低复杂度的层级译码器及其译码方法。所述译码器包括相对寻址单元、缓存单元和计算单元,其中,相对寻址单元为计算单元和缓存单元预存了输入地址,使得层与层之间不存在多余的时钟周期;缓存单元的深度为1,最大限度的降低了延时;计算单元中包括2p‑1个基本计算单元,能够在一个时钟单位内完成一层的更新,并优化了各个模块的关键路径,提高了时钟频率。另外,本发明公开的译码方法是基于大数逻辑的硬解码方法,为了在译码性能和复杂度上取一个折中,本方法中选取了最可靠和次可靠消息,按比特的形式输入输出符号及其置信度,将2p消息转换成了p个消息的传输,大大降低了存储空间。
本发明公开了一种适用于多进制LDPC码的高吞吐量、低复杂度的层级译码器及其译码方法。所述译码器包括相对寻址单元、缓存单元和计算单元,其中,相对寻址单元为计算单元和缓存单元预存了输入地址,使得层与层之间不存在多余的时钟周期;缓存单元的深度为1,最大限度的降低了延时;计算单元中包括2p‑1个基本计算单元,能够在一个时钟单位内完成一层的更新,并优化了各个模块的关键路径,提高了时钟频率。另外,本发明公开的译码方法是基于大数逻辑的硬解码方法,为了在译码性能和复杂度上取一个折中,本方法中选取了最可靠和次可靠消息,按比特的形式输入输出符号及其置信度,将2p消息转换成了p个消息的传输,大大降低了存储空间。

推荐服务:

智能制造服务热线:0592-5380947

运营商:厦门科易帮信息技术有限公司     

增值电信业务许可证:闽B2-20100023      闽ICP备07063032号-5