X为了获得更好的用户体验,请使用火狐、谷歌、360浏览器极速模式或IE8及以上版本的浏览器
平台简介 | 帮助中心
欢迎来到科易厦门城市创新综合服务平台,请 登录 | 注册
尊敬的 , 欢迎光临!  [会员中心]  [退出登录]
当前位置: 首页 >  科技成果  > 详细页

[00258717]一种基于FPGA的图像直方图信息获取方法

交易价格: 面议

所属行业: 分析仪器

类型: 发明专利

技术成熟度: 正在研发

专利所属地:中国

专利号:CN201710336015.9

交易方式: 技术转让 技术转让 技术入股

联系人: 西安交通大学

进入空间

所在地:陕西西安市

服务承诺
产权明晰
资料保密
对所交付的所有资料进行保密
如实描述
|
收藏
|

技术详细介绍

本发明提出了一种基于FPGA的图像直方图信息获取方法,所述方法如下采用帧同步信号、行同步信号、并行图像数据和像素同步时钟作为图像输入信号。第一个时钟周期,把帧同步信号、行同步信号和图像数据进行延时且保证图像数据在行间隔期间保持不变。第二个时钟周期,把图像数据进行延时并产生前后两个数据是否相同标识。第三个时钟周期,把延时后的图像数据赋给双端口RAM端口A的读出地址,把数据是否一致标识取反后赋给B端口的写入使能。第四个时钟周期,产生B端口的写入地址,A端口读出地址有效。第五个时钟周期,A端口读出数据有效,B端口写入地址有效,判断相邻两个图像数据是否相等,若相等使用寄存器保存该图像数据的直方图信息,若不相等把直方图信息更新后从端口B写入。后续操作采用流水线形式,图像输入完成即可得到直方图信息,充分利用FPGA的并行优势,可以实现高分辨率图像直方图信息的快速获取。
本发明提出了一种基于FPGA的图像直方图信息获取方法,所述方法如下采用帧同步信号、行同步信号、并行图像数据和像素同步时钟作为图像输入信号。第一个时钟周期,把帧同步信号、行同步信号和图像数据进行延时且保证图像数据在行间隔期间保持不变。第二个时钟周期,把图像数据进行延时并产生前后两个数据是否相同标识。第三个时钟周期,把延时后的图像数据赋给双端口RAM端口A的读出地址,把数据是否一致标识取反后赋给B端口的写入使能。第四个时钟周期,产生B端口的写入地址,A端口读出地址有效。第五个时钟周期,A端口读出数据有效,B端口写入地址有效,判断相邻两个图像数据是否相等,若相等使用寄存器保存该图像数据的直方图信息,若不相等把直方图信息更新后从端口B写入。后续操作采用流水线形式,图像输入完成即可得到直方图信息,充分利用FPGA的并行优势,可以实现高分辨率图像直方图信息的快速获取。

推荐服务:

智能制造服务热线:0592-5380947

运营商:厦门科易帮信息技术有限公司     

增值电信业务许可证:闽B2-20100023      闽ICP备07063032号-5