X为了获得更好的用户体验,请使用火狐、谷歌、360浏览器极速模式或IE8及以上版本的浏览器
平台简介 | 帮助中心
欢迎来到科易厦门城市创新综合服务平台,请 登录 | 注册
尊敬的 , 欢迎光临!  [会员中心]  [退出登录]
当前位置: 首页 >  科技成果  > 详细页

[00221776]基于DSP Builder的变时滞超混沌数字电路设计方法及电路

交易价格: 面议

所属行业: 其他电子信息

类型: 发明专利

技术成熟度: 可规模生产

专利所属地:中国

专利号:ZL201110035690.0

交易方式: 技术转让 技术转让 技术入股

联系人: 江西理工大学

进入空间

所在地:江西赣州市

服务承诺
产权明晰
资料保密
对所交付的所有资料进行保密
如实描述
|
收藏
|

技术详细介绍

  基于DSPBuilder的变时滞超混沌数字电路设计方法及电路,将三维经典系统扩展构成新的四维超系统,通过优化的离散化方程对超混沌系统进行离散化处理,设计实现了超混沌系统族的数字电路;设计可便捷调整采样频率的数字积分器;数字系统中分别引入固定的时滞和变时滞控制器,构造变时滞超混沌数字电路。本发明的变时滞超混沌序列随机度很高,且生成速度快,而且本电路采用的运算均为简单的逻辑和代数运算,便于用硬件实现,成本相对低廉;本发明数字电路生成的变时滞超混沌数字序列具有极高的复杂性和稳定性,可以作为实用的混沌调制和混沌加密信号,能够广泛应用于保密性和可靠性要求较高的信息安全密码学领域中。

  基于DSP Builder的变时滞超混沌数字电路设计方法,其特征是通过以下步骤实现:(S1)、在三维自治混沌系统image.png系统的基础上,将变量增加一维并反馈回原系统,构成新的四维系统:image.png上式中常数a,b,c,d,m为系统参量, x(t),y(t),z(t) ,w(t)为系统的状态变量;(S2)、采用一阶差分公式将(S1)中的微分方程组离散化,得到优化后的迭代方程:image.png

  其中fs为采样频率;(S3)、采用DSP Builder 9.1SP2开发平台,设计可便捷调整采样频率的数字积分器;(S4)、采用Matlab/SimulinkR2010a开发平台,嵌入(S3)中的数字积分器,实现超混沌系统的数字电路;(S5)、在离散数字电路系统中引入变时滞量;(S6)、采用DSP Builder 9.1SP2开发平台,设计变时滞控制器;(S7)、在超混沌数字电路基础上嵌入变时滞控制器,构造变时滞超混沌数字电路;所述的数字积分器由数据选择器、增益模块、常数模块、并行加法器、总线模块构成;增益模块的输出端接并行加法器的一个输入端,数据选择器的输出端接并行加法器的另一个输入端,在常数模块设置系统初值,常数模块的输出端连接数据选择器的一个输入端“1-端口”;并行加法器的输出端接总线模块的输入端;总线模块的输出端反馈一信号到数据选择器,数据选择器是进行数据迭代运算,根据系统的第k次值计算k+1次的值,从而构成数字混沌序列;所述的变时滞控制器由增益模块、延时模块、比较模块、并行加法器、总线模块、乘法器、随机数产生器构成;比较模块1的输入a端接混沌信号,比较模块1的输入b端接随机数产生器的输出端、输出端接总线模块1;比较模块2的输入a端接混沌信号,比较模块2的输入b端接随机数产生器的输出端、输出端接总线模块2;延时模块1通过增益模块1连接到乘法器1的a端,乘法器1的b端连接总线模块1的输出端,延时模块2通过增益模块2连接到乘法器2的b端,乘法器2的a端连接总线模块2的输出端,乘法器1、乘法器2的输出端分别连接到并行加法器的输入端。


  基于DSPBuilder的变时滞超混沌数字电路设计方法及电路,将三维经典系统扩展构成新的四维超系统,通过优化的离散化方程对超混沌系统进行离散化处理,设计实现了超混沌系统族的数字电路;设计可便捷调整采样频率的数字积分器;数字系统中分别引入固定的时滞和变时滞控制器,构造变时滞超混沌数字电路。本发明的变时滞超混沌序列随机度很高,且生成速度快,而且本电路采用的运算均为简单的逻辑和代数运算,便于用硬件实现,成本相对低廉;本发明数字电路生成的变时滞超混沌数字序列具有极高的复杂性和稳定性,可以作为实用的混沌调制和混沌加密信号,能够广泛应用于保密性和可靠性要求较高的信息安全密码学领域中。

  基于DSP Builder的变时滞超混沌数字电路设计方法,其特征是通过以下步骤实现:(S1)、在三维自治混沌系统image.png系统的基础上,将变量增加一维并反馈回原系统,构成新的四维系统:image.png上式中常数a,b,c,d,m为系统参量, x(t),y(t),z(t) ,w(t)为系统的状态变量;(S2)、采用一阶差分公式将(S1)中的微分方程组离散化,得到优化后的迭代方程:image.png

  其中fs为采样频率;(S3)、采用DSP Builder 9.1SP2开发平台,设计可便捷调整采样频率的数字积分器;(S4)、采用Matlab/SimulinkR2010a开发平台,嵌入(S3)中的数字积分器,实现超混沌系统的数字电路;(S5)、在离散数字电路系统中引入变时滞量;(S6)、采用DSP Builder 9.1SP2开发平台,设计变时滞控制器;(S7)、在超混沌数字电路基础上嵌入变时滞控制器,构造变时滞超混沌数字电路;所述的数字积分器由数据选择器、增益模块、常数模块、并行加法器、总线模块构成;增益模块的输出端接并行加法器的一个输入端,数据选择器的输出端接并行加法器的另一个输入端,在常数模块设置系统初值,常数模块的输出端连接数据选择器的一个输入端“1-端口”;并行加法器的输出端接总线模块的输入端;总线模块的输出端反馈一信号到数据选择器,数据选择器是进行数据迭代运算,根据系统的第k次值计算k+1次的值,从而构成数字混沌序列;所述的变时滞控制器由增益模块、延时模块、比较模块、并行加法器、总线模块、乘法器、随机数产生器构成;比较模块1的输入a端接混沌信号,比较模块1的输入b端接随机数产生器的输出端、输出端接总线模块1;比较模块2的输入a端接混沌信号,比较模块2的输入b端接随机数产生器的输出端、输出端接总线模块2;延时模块1通过增益模块1连接到乘法器1的a端,乘法器1的b端连接总线模块1的输出端,延时模块2通过增益模块2连接到乘法器2的b端,乘法器2的a端连接总线模块2的输出端,乘法器1、乘法器2的输出端分别连接到并行加法器的输入端。


推荐服务:

智能制造服务热线:0592-5380947

运营商:厦门科易帮信息技术有限公司     

增值电信业务许可证:闽B2-20100023      闽ICP备07063032号-5